No właśnie tego nie wiem, dlatego pytam. Dla procesora o taktowaniu 3-4 GHz różnica w opóźnieniach może przekładać się na kilka instrukcji. Procesor zamiast czekać bezczynnie na dane może wykonać w tym czasie kilka instrukcji. Wiem, że stosuje się pamięci cache L1, L2, L3 itp. ale dane z pamięci RAM też trzeba ściągnąć. Czy dochodzi do takich sytuacji, że procesor przez kilka cykli zegara jest bezczynny, bo czeka na dane? Czy może opóźnienia w transferze danych między CPU a RAM są tak małe, że zdecydowanie ważniejszym parametrem jest sama szybkość pamięci RAM? Wiem, że pamięci cache mają przew